Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
Mónica Jorge Carvalho Figueiredo
AuthID:
R-000-DD6
Publicações
Confirmadas
Para Validar
Document Source:
All
Document Type:
Todos os Tipos de Documentos
Proceedings Paper (29)
Article (9)
Article in Press (1)
Editorial Material (1)
Year Start - End:
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
-
2025
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
2002
Order:
Ano Dsc
Ano Asc
Cit. WOS Dsc
IF WOS Dsc
Cit. Scopus Dsc
IF Scopus Dsc
Título Asc
Título Dsc
Results:
10
20
30
40
50
Publicações Confirmadas: 40
31
TÃTULO:
Uncertainty in DLL deskewing schemes
AUTORES:
Figueiredo, M
;
Aguiar, RL
;
PUBLICAÇÃO:
2012
,
FONTE:
2012 19th IEEE International Conference on Electronics, Circuits, and Systems, ICECS 2012
in
2012 19th IEEE International Conference on Electronics, Circuits, and Systems, ICECS 2012
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
|
CIÊNCIAVITAE
32
TÃTULO:
Dynamic Jitter Accumulation in Clock Repeaters Considering Power and Ground Noise Correlations
AUTORES:
Monica Figueiredo
;
Rui L Aguiar
;
PUBLICAÇÃO:
2011
,
FONTE:
IEEE International Symposium on Circuits and Systems (ISCAS)
in
2011 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS)
INDEXADO EM:
Scopus
WOS
CrossRef
:
1
NO MEU:
ORCID
|
CIÊNCIAVITAE
33
TÃTULO:
Clock Repeater Characterization for Jitter-Aware Clock Tree Synthesis
AUTORES:
Figueiredo, M
;
Aguiar, RL
;
PUBLICAÇÃO:
2010
,
FONTE:
19th International Workshop on Power and Timing Modeling, Optimization and Simulation
in
INTEGRATED CIRCUIT AND SYSTEM DESIGN: POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION,
VOLUME:
5953
INDEXADO EM:
Scopus
WOS
CrossRef
:
1
NO MEU:
ORCID
34
TÃTULO:
A Study on CMOS Time Uncertainty with Technology Scaling
AUTORES:
Monica Figueiredo
;
Rui L Aguiar
;
PUBLICAÇÃO:
2009
,
FONTE:
18th International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS)
in
INTEGRATED CIRCUIT AND SYSTEMS DESIGN: POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION,
VOLUME:
5349
INDEXADO EM:
Scopus
WOS
CrossRef
:
1
NO MEU:
ORCID
|
CIÊNCIAVITAE
35
TÃTULO:
Time Precision Comparison of Digitally Controlled Delay Elements
AUTORES:
Monica Figueiredo
;
Rui L Aeuiar
;
PUBLICAÇÃO:
2009
,
FONTE:
IEEE International Symposium on Circuits and Systems (ISCAS 2009)
in
ISCAS: 2009 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS, VOLS 1-5
INDEXADO EM:
Scopus
WOS
CrossRef
:
4
NO MEU:
ORCID
|
CIÊNCIAVITAE
36
TÃTULO:
Predicting noise and jitter in CMOS inverters
AUTORES:
Monica Figueiredo
;
Rui L Aguiar
;
PUBLICAÇÃO:
2007
,
FONTE:
Conference on Ph D Research in MicroElectronics and Electronics
in
2007 PH.D RESEARCH IN MICROELECTRONICS AND ELECTRONICS
INDEXADO EM:
Scopus
WOS
CrossRef
:
4
NO MEU:
ORCID
|
CIÊNCIAVITAE
37
TÃTULO:
Noise and jitter in CMOS digitally controlled delay lines
AUTORES:
Monica J Figueiredo
;
Rui L Aguiar
;
PUBLICAÇÃO:
2006
,
FONTE:
13th IEEE International Conference on Electronics, Circuits and Systems
in
2006 13TH IEEE INTERNATIONAL CONFERENCE ON ELECTRONICS, CIRCUITS AND SYSTEMS, VOLS 1-3
INDEXADO EM:
Scopus
WOS
CrossRef
:
4
NO MEU:
ORCID
|
CIÊNCIAVITAE
38
TÃTULO:
Design and performance of 155 Mbps clock/data recovery circuits on heavy loaded PLDs
Full Text
AUTORES:
Aguiar, RL
;
Figueiredo, M
;
PUBLICAÇÃO:
2005
,
FONTE:
10th IEEE International Conference on Electronics, Circuits and Systems
in
ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING,
VOLUME:
43,
NÚMERO:
2
INDEXADO EM:
WOS
CrossRef
NO MEU:
ORCID
|
CIÊNCIAVITAE
39
TÃTULO:
Performance of 155MBPS clock/data recovery circuits on heavy loaded PLDS
AUTORES:
Figueiredo, M
;
Aguiar, RL
;
PUBLICAÇÃO:
2003
,
FONTE:
10th IEEE International Conference on Electronics, Circuits and Systems
in
ICECS 2003: PROCEEDINGS OF THE 2003 10TH IEEE INTERNATIONAL CONFERENCE ON ELECTRONICS, CIRCUITS AND SYSTEMS, VOLS 1-3,
VOLUME:
2
INDEXADO EM:
Scopus
WOS
CrossRef
NO MEU:
ORCID
|
CIÊNCIAVITAE
40
TÃTULO:
Resource constrained clock recovery on programmable logic devices
AUTORES:
Aguiar, RL
;
Figueiredo, M
;
PUBLICAÇÃO:
2002
,
FONTE:
9th IEEE International Conference on Electronics, Circuits and Systems
in
ICES 2002: 9TH IEEE INTERNATIONAL CONFERENCE ON ELECTRONICS, CIRCUITS AND SYSTEMS, VOLS I-111, CONFERENCE PROCEEDINGS,
VOLUME:
3
INDEXADO EM:
Scopus
WOS
CrossRef
:
1
NO MEU:
ORCID
|
CIÊNCIAVITAE
Adicionar à lista
Marked
Marcar Todas
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
CSV
PDF
Export Preview
Print
×
Publication Print Settings
HTML
PDF
Print Preview
Página 4 de 4. Total de resultados: 40.
<<
<
1
2
3
4
>
>>
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
2 registos no
DataCite
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2025 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service