Nuno Filipe Simões Santos Moraes Neves
AuthID: R-00J-05P
11
TÃTULO: Unified Posit/IEEE-754 Vector MAC Unit for Transprecision Computing
AUTORES: Crespo, Luis; Tomas, Pedro ; Roma, Nuno ; Neves, Nuno;
PUBLICAÇÃO: 2022, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS, VOLUME: 69, NÚMERO: 5
AUTORES: Crespo, Luis; Tomas, Pedro ; Roma, Nuno ; Neves, Nuno;
PUBLICAÇÃO: 2022, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS, VOLUME: 69, NÚMERO: 5
12
TÃTULO: Compiling for Vector Extensions With Stream-Based Specialization
AUTORES: Neves, Nuno; Domingos, Joao Mario; Roma, Nuno ; Tomas, Pedro ; Falcao, Gabriel;
PUBLICAÇÃO: 2022, FONTE: IEEE MICRO, VOLUME: 42, NÚMERO: 5
AUTORES: Neves, Nuno; Domingos, Joao Mario; Roma, Nuno ; Tomas, Pedro ; Falcao, Gabriel;
PUBLICAÇÃO: 2022, FONTE: IEEE MICRO, VOLUME: 42, NÚMERO: 5
14
TÃTULO: HEDAcc: FPGA-based Accelerator for High-order Epistasis Detection Full Text
AUTORES: Gaspar Ribeiro; Nuno Neves; Sergio Santander Jiménez; Aleksandar Ilic;
PUBLICAÇÃO: 2021, FONTE: FCCM
AUTORES: Gaspar Ribeiro; Nuno Neves; Sergio Santander Jiménez; Aleksandar Ilic;
PUBLICAÇÃO: 2021, FONTE: FCCM
15
TÃTULO: Unlimited Vector Extension with Data Streaming Support
AUTORES: Domingos, JM; Neves, N; Roma, N ; Tomas, P ;
PUBLICAÇÃO: 2021, FONTE: ACM/IEEE 48th Annual International Symposium on Computer Architecture (ISCA) in 2021 ACM/IEEE 48TH ANNUAL INTERNATIONAL SYMPOSIUM ON COMPUTER ARCHITECTURE (ISCA 2021), VOLUME: 2021-June
AUTORES: Domingos, JM; Neves, N; Roma, N ; Tomas, P ;
PUBLICAÇÃO: 2021, FONTE: ACM/IEEE 48th Annual International Symposium on Computer Architecture (ISCA) in 2021 ACM/IEEE 48TH ANNUAL INTERNATIONAL SYMPOSIUM ON COMPUTER ARCHITECTURE (ISCA 2021), VOLUME: 2021-June
16
TÃTULO: A Reconfigurable Posit Tensor Unit with Variable-Precision Arithmetic and Automatic Data Streaming
AUTORES: Neves, N; Tomas, P ; Roma, N ;
PUBLICAÇÃO: 2021, FONTE: JOURNAL OF SIGNAL PROCESSING SYSTEMS FOR SIGNAL IMAGE AND VIDEO TECHNOLOGY, VOLUME: 93, NÚMERO: 12
AUTORES: Neves, N; Tomas, P ; Roma, N ;
PUBLICAÇÃO: 2021, FONTE: JOURNAL OF SIGNAL PROCESSING SYSTEMS FOR SIGNAL IMAGE AND VIDEO TECHNOLOGY, VOLUME: 93, NÚMERO: 12
17
TÃTULO: HEDAcc: FPGA-based Accelerator for High-order Epistasis Detection
AUTORES: Gaspar Ribeiro; Nuno Neves; Sergio Santander Jimenez; Aleksandar Ilic;
PUBLICAÇÃO: 2021, FONTE: Proceedings - 29th IEEE International Symposium on Field-Programmable Custom Computing Machines, FCCM 2021
AUTORES: Gaspar Ribeiro; Nuno Neves; Sergio Santander Jimenez; Aleksandar Ilic;
PUBLICAÇÃO: 2021, FONTE: Proceedings - 29th IEEE International Symposium on Field-Programmable Custom Computing Machines, FCCM 2021
INDEXADO EM:
Scopus
NO MEU:
ORCID
18
TÃTULO: Reconfigurable Stream-based Tensor Unit with Variable-Precision Posit Arithmetic
AUTORES: Neves, N; Tomas, P ; Roma, N ;
PUBLICAÇÃO: 2020, FONTE: 31st IEEE International Conference on Application-Specific Systems, Architectures and Processors (ASAP) in 2020 IEEE 31ST INTERNATIONAL CONFERENCE ON APPLICATION-SPECIFIC SYSTEMS, ARCHITECTURES AND PROCESSORS (ASAP 2020), VOLUME: 2020-July
AUTORES: Neves, N; Tomas, P ; Roma, N ;
PUBLICAÇÃO: 2020, FONTE: 31st IEEE International Conference on Application-Specific Systems, Architectures and Processors (ASAP) in 2020 IEEE 31ST INTERNATIONAL CONFERENCE ON APPLICATION-SPECIFIC SYSTEMS, ARCHITECTURES AND PROCESSORS (ASAP 2020), VOLUME: 2020-July
19
TÃTULO: Dynamic Fused Multiply-Accumulate Posit Unit with Variable Exponent Size for Low-Precision DSP Applications
AUTORES: Neves, N; Tomas, P; Roma, N ;
PUBLICAÇÃO: 2020, FONTE: 34th IEEE Workshop on Signal Processing Systems, SiPS 2020 in IEEE Workshop on Signal Processing Systems, SiPS: Design and Implementation, VOLUME: 2020-October
AUTORES: Neves, N; Tomas, P; Roma, N ;
PUBLICAÇÃO: 2020, FONTE: 34th IEEE Workshop on Signal Processing Systems, SiPS 2020 in IEEE Workshop on Signal Processing Systems, SiPS: Design and Implementation, VOLUME: 2020-October