Leonel Augusto Pires Seabra Sousa
AuthID: R-000-93B
111
TÃTULO: DATA-AIDED FAST BEAMFORMING SELECTION FOR 5G
AUTORES: Gante, J; Falcao, G ; Sousa, L;
PUBLICAÇÃO: 2018, FONTE: IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP) in 2018 IEEE INTERNATIONAL CONFERENCE ON ACOUSTICS, SPEECH AND SIGNAL PROCESSING (ICASSP)
AUTORES: Gante, J; Falcao, G ; Sousa, L;
PUBLICAÇÃO: 2018, FONTE: IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP) in 2018 IEEE INTERNATIONAL CONFERENCE ON ACOUSTICS, SPEECH AND SIGNAL PROCESSING (ICASSP)
INDEXADO EM:
WOS
DBLP


NO MEU:
DBLP

112
TÃTULO: Configurable N-fold Hardware Architecture for Convolutional Neural Networks
AUTORES: Dario Baptista; Morgado Dias, F; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: International Conference on Biomedical Engineering and Applications (ICBEA) in 2018 INTERNATIONAL CONFERENCE ON BIOMEDICAL ENGINEERING AND APPLICATIONS (ICBEA)
AUTORES: Dario Baptista; Morgado Dias, F; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: International Conference on Biomedical Engineering and Applications (ICBEA) in 2018 INTERNATIONAL CONFERENCE ON BIOMEDICAL ENGINEERING AND APPLICATIONS (ICBEA)
INDEXADO EM:
WOS

113
TÃTULO: Performability-Based Workflow Scheduling in Grids
AUTORES: Reza Entezari Maleki; Kishor S Trivedi; Leonel Sousa; Ali Movaghar;
PUBLICAÇÃO: 2018, FONTE: COMPUTER JOURNAL, VOLUME: 61, NÚMERO: 10
AUTORES: Reza Entezari Maleki; Kishor S Trivedi; Leonel Sousa; Ali Movaghar;
PUBLICAÇÃO: 2018, FONTE: COMPUTER JOURNAL, VOLUME: 61, NÚMERO: 10
INDEXADO EM:
WOS

114
TÃTULO: Configurable N-fold Hardware Architecture for Convolutional Neural Networks
AUTORES: Daria Baptista; Fernando Morgado Dias; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: 2018 International Conference on Biomedical Engineering and Applications, ICBEA 2018, Funchal, Portugal, July 9-12, 2018
AUTORES: Daria Baptista; Fernando Morgado Dias; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: 2018 International Conference on Biomedical Engineering and Applications, ICBEA 2018, Funchal, Portugal, July 9-12, 2018
INDEXADO EM:
DBLP

NO MEU:
DBLP

115
TÃTULO: Towards Efficient Modular Adders based on Reversible Circuits
AUTORES: Amir Sabbagh Molahosseini; Ailin Asadpoor; Azadeh Alsadat Emrani Zarandi; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: IEEE International Symposium on Circuits and Systems, ISCAS 2018, 27-30 May 2018, Florence, Italy
AUTORES: Amir Sabbagh Molahosseini; Ailin Asadpoor; Azadeh Alsadat Emrani Zarandi; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: IEEE International Symposium on Circuits and Systems, ISCAS 2018, 27-30 May 2018, Florence, Italy
INDEXADO EM:
DBLP

NO MEU:
DBLP

116
TÃTULO: Analysis of Scheduling Policies in Metaheuristics for Evolutionary Biology
AUTORES: Sergio Santander Jiménez; Miguel A Vega Rodríguez; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: Proceedings of the 6th International Workshop on Parallelism in Bioinformatics, PBio@EuroMPI 2018, Barcelona, Spain, September 23, 2018
AUTORES: Sergio Santander Jiménez; Miguel A Vega Rodríguez; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: Proceedings of the 6th International Workshop on Parallelism in Bioinformatics, PBio@EuroMPI 2018, Barcelona, Spain, September 23, 2018
INDEXADO EM:
DBLP

NO MEU:
DBLP

117
TÃTULO: 3D-HEVC DMM-1 Parallelism Exploration Targeting Multicore Systems
AUTORES: Gustavo Sanchez; Luciano Luciano Agostini; Leonel Sousa; César A M Marcon;
PUBLICAÇÃO: 2018, FONTE: 31st Symposium on Integrated Circuits and Systems Design, SBCCI 2018, Bento Gonçalves, RS, Brazil, August 27-31, 2018
AUTORES: Gustavo Sanchez; Luciano Luciano Agostini; Leonel Sousa; César A M Marcon;
PUBLICAÇÃO: 2018, FONTE: 31st Symposium on Integrated Circuits and Systems Design, SBCCI 2018, Bento Gonçalves, RS, Brazil, August 27-31, 2018
INDEXADO EM:
DBLP

NO MEU:
DBLP

118
TÃTULO: Performability-Based Workflow Scheduling in Grids
AUTORES: Reza Entezari Maleki; Kishor S Trivedi; Leonel Sousa; Ali Movaghar;
PUBLICAÇÃO: 2018, FONTE: Comput. J., VOLUME: 61, NÚMERO: 10
AUTORES: Reza Entezari Maleki; Kishor S Trivedi; Leonel Sousa; Ali Movaghar;
PUBLICAÇÃO: 2018, FONTE: Comput. J., VOLUME: 61, NÚMERO: 10
INDEXADO EM:
DBLP

NO MEU:
DBLP

119
TÃTULO: Guest Editors' Introduction
AUTORES: Min Chen; Yang Lei; Leonel Sousa; Yao Zhao; Nan Zhu; Yangdi Lu; Wenbo He; Yu Hua; Jike Ge;
PUBLICAÇÃO: 2018, FONTE: Int. J. Semantic Computing, VOLUME: 12, NÚMERO: 2
AUTORES: Min Chen; Yang Lei; Leonel Sousa; Yao Zhao; Nan Zhu; Yangdi Lu; Wenbo He; Yu Hua; Jike Ge;
PUBLICAÇÃO: 2018, FONTE: Int. J. Semantic Computing, VOLUME: 12, NÚMERO: 2
INDEXADO EM:
DBLP

NO MEU:
DBLP

120
TÃTULO: Temperature-aware dynamic voltage and frequency scaling enabled MPSoC modeling using Stochastic Activity Networks
AUTORES: Golnaz Taheri; Ahmad Khonsari; Reza Entezari Maleki; Mohammad Baharloo; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: Microprocessors and Microsystems - Embedded Hardware Design, VOLUME: 60
AUTORES: Golnaz Taheri; Ahmad Khonsari; Reza Entezari Maleki; Mohammad Baharloo; Leonel Sousa;
PUBLICAÇÃO: 2018, FONTE: Microprocessors and Microsystems - Embedded Hardware Design, VOLUME: 60
INDEXADO EM:
DBLP

NO MEU:
DBLP
