Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
Publicações
Pesquisar
Estatísticas
Design of A 100Mhz &Amp;#X2013; 1.66Ghz, 0.13&Amp;#X00B5;M Cmos Phase Locked Loop
AuthID
P-016-D7X
5
Author(s)
Ayat, M
·
Babaei, B
·
Atani, RE
·
Mirzakuchaki, S
·
Zamanlooy, B
Tipo de Documento
Proceedings Paper
Year published
2010
Publicado
in
2010 International Conference on Electronic Devices, Systems and Applications
Indexing
Crossref
®
2
Google Scholar
®
Metadata
Fontes
Publication Identifiers
DOI
:
10.1109/icedsa.2010.5503082
Export Publication Metadata
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
Export Preview
Lista
Marked
Adicionar à lista
Marked
Info
At this moment we don't have any links to full text documens.
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
2 registos no
DataCite
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2025 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service