Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
Mário Pereira Véstias
AuthID:
R-000-CZ3
Publicações
Confirmadas
Para Validar
Document Source:
All
Document Type:
Todos os Tipos de Documentos
Proceedings Paper (73)
Article (35)
Book Chapter (15)
Review (5)
Article in Press (1)
Unpublished (1)
Year Start - End:
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
2026
-
2026
2025
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
2002
Order:
Ano Dsc
Ano Asc
Cit. WOS Dsc
IF WOS Dsc
Cit. Scopus Dsc
IF Scopus Dsc
Título Asc
Título Dsc
Results:
10
20
30
40
50
Publicações Confirmadas: 130
31
TÃTULO:
IOb-Cache: A High-Performance Configurable Open-Source Cache
AUTORES:
Roque, JV; Lopes, JD;
Vestias, MP
; de Sousa, JT;
PUBLICAÇÃO:
2021
,
FONTE:
ALGORITHMS,
VOLUME:
14,
NÚMERO:
8
INDEXADO EM:
WOS
CrossRef
:
3
Handle
NO MEU:
ORCID
|
CIÊNCIAVITAE
32
TÃTULO:
A Configurable Architecture for Running Hybrid Convolutional Neural Networks in Low-Density FPGAs
AUTORES:
Vestias, MP
; Duarte, RP; De Sousa, JT;
Neto, HC
;
PUBLICAÇÃO:
2020
,
FONTE:
IEEE ACCESS,
VOLUME:
8
INDEXADO EM:
Scopus
WOS
CrossRef
:
11
NO MEU:
ORCID
|
CIÊNCIAVITAE
33
TÃTULO:
A fast and scalable architecture to run convolutional neural networks in low density FPGAs
Full Text
AUTORES:
Véstias, MP
; Duarte, RP; de Sousa, JT;
Neto, HC
;
PUBLICAÇÃO:
2020
,
FONTE:
Microprocessors and Microsystems,
VOLUME:
77
INDEXADO EM:
Scopus
CrossRef
:
21
NO MEU:
ORCID
|
CIÊNCIAVITAE
34
TÃTULO:
A fast and scalable architecture to run convolutional neural networks in low density FPGAs
Full Text
AUTORES:
Vestias, MP
; Duarte, RP; de Sousa, JT; Neto, HC;
PUBLICAÇÃO:
2020
,
FONTE:
MICROPROCESSORS AND MICROSYSTEMS,
VOLUME:
77
INDEXADO EM:
WOS
NO MEU:
ORCID
|
CIÊNCIAVITAE
35
TÃTULO:
Deep Learning on Edge. Challenges and Trends
AUTORES:
Mário P Véstias
;
PUBLICAÇÃO:
2020
,
FONTE:
Advances in Computational Intelligence and Robotics - Smart Systems Design, Applications, and Challenges
INDEXADO EM:
CrossRef
:
8
NO MEU:
ORCID
|
CIÊNCIAVITAE
36
TÃTULO:
Efficient Design of Pruned Convolutional Neural Networks on FPGA
Full Text
AUTORES:
Mario Vestias
;
PUBLICAÇÃO:
2020
,
FONTE:
JOURNAL OF SIGNAL PROCESSING SYSTEMS FOR SIGNAL IMAGE AND VIDEO TECHNOLOGY
INDEXADO EM:
WOS
NO MEU:
ORCID
|
CIÊNCIAVITAE
37
TÃTULO:
Efficient Design of Pruned Convolutional Neural Networks on FPGA
AUTORES:
Véstias, M
;
PUBLICAÇÃO:
2020
,
FONTE:
Journal of Signal Processing Systems,
VOLUME:
93,
NÚMERO:
5
INDEXADO EM:
Scopus
CrossRef
:
10
NO MEU:
ORCID
|
CIÊNCIAVITAE
38
TÃTULO:
Field-Programmable Gate Array
AUTORES:
Véstias, MP
;
PUBLICAÇÃO:
2020
,
FONTE:
Encyclopedia of Information Science and Technology, Fifth Edition
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
|
CIÊNCIAVITAE
39
TÃTULO:
High-Speed Viterbi Decoder
AUTORES:
Vestias, MP
;
PUBLICAÇÃO:
2020
,
FONTE:
Encyclopedia of Information Science and Technology, Fifth Edition
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
|
CIÊNCIAVITAE
40
TÃTULO:
Hyperspectral Compressive Sensing With a System-On-Chip FPGA
AUTORES:
Nascimento, JMP
;
Vestias, MP
; Martin, G;
PUBLICAÇÃO:
2020
,
FONTE:
IEEE JOURNAL OF SELECTED TOPICS IN APPLIED EARTH OBSERVATIONS AND REMOTE SENSING,
VOLUME:
13
INDEXADO EM:
Scopus
WOS
CrossRef
:
10
NO MEU:
ORCID
|
CIÊNCIAVITAE
Adicionar à lista
Marked
Marcar Todas
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
CSV
PDF
Export Preview
Print
×
Publication Print Settings
HTML
PDF
Print Preview
Página 4 de 13. Total de resultados: 130.
<<
<
1
2
3
4
5
6
7
8
9
>
>>
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
2 registos no
DataCite
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2026 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service