101
TÍTULO: 2n RNS Scalers for Extended 4-Moduli Sets
AUTORES: Leonel Sousa ;
PUBLICAÇÃO: 2015, FONTE: IEEE Trans. Computers, VOLUME: 64, NÚMERO: 12
INDEXADO EM: DBLP CrossRef
102
TÍTULO: Accelerating Phylogenetic Inference on Heterogeneous OpenCL platforms
AUTORES: Kuan, L; Sousa, L ; Tomas, P ;
PUBLICAÇÃO: 2015, FONTE: 13th IEEE International Symposium on Parallel and Distributed Processing with Applications in 2015 IEEE TRUSTCOM/BIGDATASE/ISPA, VOL 3, VOLUME: 3
INDEXADO EM: Scopus WOS DBLP CrossRef
NO MEU: ORCID
103
TÍTULO: Arithmetic-Based Binary-to-RNS Converter Modulo {2(n)+/- k} for jn-Bit Dynamic Range  Full Text
AUTORES: Matutino, PM; Chaves, R ; Sousa, L ;
PUBLICAÇÃO: 2015, FONTE: IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, VOLUME: 23, NÚMERO: 3
INDEXADO EM: Scopus WOS DBLP
104
TÍTULO: Arithmetic-based binary-to-RNS converter modulo {2n±k} for -bit dynamic range
AUTORES: Matutino, PM; Chaves, R; Sousa, L ;
PUBLICAÇÃO: 2015, FONTE: IEEE Transactions on Very Large Scale Integration (VLSI) Systems, VOLUME: 23, NÚMERO: 3
INDEXADO EM: Scopus
105
TÍTULO: Attaining Performance Fairness in big.LITTLE systems
AUTORES: Gaspar, F; Tanica, L; Tomas, P ; Ilic, A; Sousa, L ;
PUBLICAÇÃO: 2015, FONTE: 12th International Workshop on Intelligent Solutions in Embedded Systems (WISES) in 2015 12TH INTERNATIONAL WORKSHOP ON INTELLIGENT SOLUTIONS IN EMBEDDED SYSTEMS (WISES)
INDEXADO EM: Scopus WOS DBLP
NO MEU: ORCID
106
TÍTULO: Base Transformation With Injective Residue Mapping for Dynamic Range Reduction in RNS
AUTORES: Tay, TF; Chang, CH; Sousa, L ;
PUBLICAÇÃO: 2015, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, VOLUME: 62, NÚMERO: 9
INDEXADO EM: Scopus WOS DBLP CrossRef
NO MEU: ORCID
107
TÍTULO: Featuring Immediate Revocation in Mikey-sakke (FIRM)
AUTORES: Martins, P; Sousa, L ; Chawan, P;
PUBLICAÇÃO: 2015, FONTE: IEEE International Symposium on Multimedia (ISM) in 2015 IEEE INTERNATIONAL SYMPOSIUM ON MULTIMEDIA (ISM)
INDEXADO EM: Scopus WOS DBLP CrossRef
NO MEU: ORCID
108
TÍTULO: GPU Acceleration of the HEVC Decoder Inter Prediction Module
AUTORES: de Souza, DF; Ilic, A; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2015, FONTE: IEEE Global Conference on Signal and Information Processing (GlobalSIP) in 2015 IEEE GLOBAL CONFERENCE ON SIGNAL AND INFORMATION PROCESSING (GLOBALSIP)
INDEXADO EM: Scopus WOS DBLP CrossRef: 3
NO MEU: ORCID
109
TÍTULO: HEVC In-Loop Filters GPU Parallelization in Embedded Systems
AUTORES: de Souza, DF; Ilic, A; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2015, FONTE: International Conference on Embedded Computer Systems Architectures Modeling and Simulation in Proceedings International Conference on Embedded Computer Systems - Architectures, Modeling and Simulation (SAMOS XV)
INDEXADO EM: Scopus WOS DBLP CrossRef: 13
NO MEU: ORCID
110
TÍTULO: High performance IP core for HEVC quantization
AUTORES: Dias, T; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2015, FONTE: IEEE International Symposium on Circuits and Systems (ISCAS) in 2015 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS), VOLUME: 2015-July
INDEXADO EM: Scopus WOS DBLP CrossRef: 4
NO MEU: ORCID
Página 11 de 37. Total de resultados: 370.