Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
Leonel Augusto Pires Seabra Sousa
AuthID:
R-000-93B
Publicações
Confirmadas
Para Validar
Document Source:
All
Document Type:
Todos os Tipos de Documentos
Proceedings Paper (201)
Article (139)
Book Chapter (12)
Editorial Material (8)
Correction (2)
Proceedings (2)
Article in Press (2)
Erratum (1)
Abstract (1)
Note (1)
Review (1)
Year Start - End:
1990
1991
1992
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
2026
-
2026
2025
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
2002
2001
2000
1999
1998
1997
1996
1995
1994
1993
1992
1991
1990
Order:
Ano Dsc
Ano Asc
Cit. WOS Dsc
IF WOS Dsc
Cit. Scopus Dsc
IF Scopus Dsc
Título Asc
Título Dsc
Results:
10
20
30
40
50
Publicações Confirmadas: 370
101
TÃTULO:
2n RNS Scalers for Extended 4-Moduli Sets
AUTORES:
Leonel Sousa
;
PUBLICAÇÃO:
2015
,
FONTE:
IEEE Trans. Computers,
VOLUME:
64,
NÚMERO:
12
INDEXADO EM:
DBLP
CrossRef
NO MEU:
ORCID
|
DBLP
|
CIÊNCIAVITAE
102
TÃTULO:
Accelerating Phylogenetic Inference on Heterogeneous OpenCL platforms
AUTORES:
Kuan, L;
Sousa, L
;
Tomas, P
;
PUBLICAÇÃO:
2015
,
FONTE:
13th IEEE International Symposium on Parallel and Distributed Processing with Applications
in
2015 IEEE TRUSTCOM/BIGDATASE/ISPA, VOL 3,
VOLUME:
3
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
103
TÃTULO:
Arithmetic-Based Binary-to-RNS Converter Modulo {2(n)+/- k} for jn-Bit Dynamic Range
Full Text
AUTORES:
Matutino, PM
;
Chaves, R
;
Sousa, L
;
PUBLICAÇÃO:
2015
,
FONTE:
IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS,
VOLUME:
23,
NÚMERO:
3
INDEXADO EM:
Scopus
WOS
DBLP
NO MEU:
ResearcherID
|
DBLP
104
TÃTULO:
Arithmetic-based binary-to-RNS converter modulo {2n±k} for -bit dynamic range
AUTORES:
Matutino, PM
;
Chaves, R
;
Sousa, L
;
PUBLICAÇÃO:
2015
,
FONTE:
IEEE Transactions on Very Large Scale Integration (VLSI) Systems,
VOLUME:
23,
NÚMERO:
3
INDEXADO EM:
Scopus
NO MEU:
ORCID
|
CIÊNCIAVITAE
105
TÃTULO:
Attaining Performance Fairness in big.LITTLE systems
AUTORES:
Gaspar, F; Tanica, L;
Tomas, P
; Ilic, A;
Sousa, L
;
PUBLICAÇÃO:
2015
,
FONTE:
12th International Workshop on Intelligent Solutions in Embedded Systems (WISES)
in
2015 12TH INTERNATIONAL WORKSHOP ON INTELLIGENT SOLUTIONS IN EMBEDDED SYSTEMS (WISES)
INDEXADO EM:
Scopus
WOS
DBLP
NO MEU:
ORCID
106
TÃTULO:
Base Transformation With Injective Residue Mapping for Dynamic Range Reduction in RNS
AUTORES:
Tay, TF; Chang, CH;
Sousa, L
;
PUBLICAÇÃO:
2015
,
FONTE:
IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS,
VOLUME:
62,
NÚMERO:
9
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
107
TÃTULO:
Featuring Immediate Revocation in Mikey-sakke (FIRM)
AUTORES:
Martins, P;
Sousa, L
; Chawan, P;
PUBLICAÇÃO:
2015
,
FONTE:
IEEE International Symposium on Multimedia (ISM)
in
2015 IEEE INTERNATIONAL SYMPOSIUM ON MULTIMEDIA (ISM)
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
108
TÃTULO:
GPU Acceleration of the HEVC Decoder Inter Prediction Module
AUTORES:
de Souza, DF; Ilic, A;
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2015
,
FONTE:
IEEE Global Conference on Signal and Information Processing (GlobalSIP)
in
2015 IEEE GLOBAL CONFERENCE ON SIGNAL AND INFORMATION PROCESSING (GLOBALSIP)
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
3
NO MEU:
ORCID
109
TÃTULO:
HEVC In-Loop Filters GPU Parallelization in Embedded Systems
AUTORES:
de Souza, DF; Ilic, A;
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2015
,
FONTE:
International Conference on Embedded Computer Systems Architectures Modeling and Simulation
in
Proceedings International Conference on Embedded Computer Systems - Architectures, Modeling and Simulation (SAMOS XV)
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
13
NO MEU:
ORCID
110
TÃTULO:
High performance IP core for HEVC quantization
AUTORES:
Dias, T;
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2015
,
FONTE:
IEEE International Symposium on Circuits and Systems (ISCAS)
in
2015 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS),
VOLUME:
2015-July
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
4
NO MEU:
ORCID
Adicionar à lista
Marked
Marcar Todas
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
CSV
PDF
Export Preview
Print
×
Publication Print Settings
HTML
PDF
Print Preview
Página 11 de 37. Total de resultados: 370.
<<
<
7
8
9
10
11
12
13
14
15
>
>>
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
2 registos no
DataCite
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2026 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service