151
TÍTULO: SchedMon: A Performance and Energy Monitoring Tool for Modern Multi-cores
AUTORES: Taniça, L; Ilic, A; Tomás, P ; Sousa, L ;
PUBLICAÇÃO: 2014, FONTE: 20th Euro-Par International Workshops in EURO-PAR 2014: PARALLEL PROCESSING WORKSHOPS, PT II, VOLUME: 8806
INDEXADO EM: Scopus WOS DBLP CrossRef: 10
NO MEU: ORCID
152
TÍTULO: Unified transform architecture for AVC, AVS, VC-1 and HEVC high-performance codecs  Full Text
AUTORES: Dias, T; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2014, FONTE: EURASIP JOURNAL ON ADVANCES IN SIGNAL PROCESSING, VOLUME: 2014, NÚMERO: 1
INDEXADO EM: Scopus WOS DBLP CrossRef: 7
NO MEU: ORCID
153
TÍTULO: A Compact and Scalable RNS Architecture  Full Text
AUTORES: Matutino, PM; Chaves, R ; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: IEEE 24th International Conference on Application-Specific Systems, Architectures and Processors (ASAP) in PROCEEDINGS OF THE 2013 IEEE 24TH INTERNATIONAL CONFERENCE ON APPLICATION-SPECIFIC SYSTEMS, ARCHITECTURES AND PROCESSORS (ASAP 13)
INDEXADO EM: Scopus WOS DBLP CrossRef: 2
NO MEU: ORCID
154
TÍTULO: A comparison of computing architectures and parallelization frameworks based on a two-dimensional FDTD
AUTORES: Lidia Kuan; Pedro Tomás ; Leonel Sousa ;
PUBLICAÇÃO: 2013, FONTE: HPCS
INDEXADO EM: Scopus DBLP CrossRef: 2
NO MEU: ORCID
155
TÍTULO: A Lab Project on the Design and Implementation of Programmable and Configurable Embedded Systems  Full Text
AUTORES: Sousa, L ; Antao, S; Germano, J ;
PUBLICAÇÃO: 2013, FONTE: IEEE TRANSACTIONS ON EDUCATION, VOLUME: 56, NÚMERO: 3
INDEXADO EM: Scopus WOS DBLP CrossRef: 12
NO MEU: ORCID
156
TÍTULO: Accelerating the Computation of Induced Dipoles for Molecular Mechanics with Dataflow Engines
AUTORES: Pratas, F; Oriato, D; Pell, O; Mata, RA; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: 21st Annual International IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM) in 2013 IEEE 21ST ANNUAL INTERNATIONAL SYMPOSIUM ON FIELD-PROGRAMMABLE CUSTOM COMPUTING MACHINES (FCCM)
INDEXADO EM: Scopus WOS DBLP CrossRef: 8
NO MEU: ORCID
157
TÍTULO: AN RNS-BASED ARCHITECTURE TARGETING HARDWARE ACCELERATORS FOR MODULAR ARITHMETIC
AUTORES: Antao, S; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: IEEE International Conference on Acoustics, Speech, and Signal Processing (ICASSP) in 2013 IEEE INTERNATIONAL CONFERENCE ON ACOUSTICS, SPEECH AND SIGNAL PROCESSING (ICASSP)
INDEXADO EM: Scopus WOS DBLP CrossRef: 1
NO MEU: ORCID
158
TÍTULO: DARNS: A Randomized Multi-modulo RNS Architecture for Double-and-Add in ECC to prevent Power Analysis Side Channel Attacks
AUTORES: Ambrose, JA; Pettenghi, H ; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: 18th Asia and South Pacific Design Automation Conference (ASP-DAC) in 2013 18TH ASIA AND SOUTH PACIFIC DESIGN AUTOMATION CONFERENCE (ASP-DAC)
INDEXADO EM: Scopus WOS DBLP CrossRef: 2
NO MEU: ORCID
159
TÍTULO: High performance multi-standard architecture for DCT computation in H.264/AVC High Profile and HEVC codecs
AUTORES: Tiago Dias; Nuno Roma ; Leonel Sousa ;
PUBLICAÇÃO: 2013, FONTE: DASIP
INDEXADO EM: Scopus DBLP
NO MEU: ORCID
160
TÍTULO: Method to Design General RNS Reverse Converters for Extended Moduli Sets
AUTORES: Pettenghi, H ; Chaves, R ; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS, VOLUME: 60, NÚMERO: 12
INDEXADO EM: Scopus WOS DBLP CrossRef: 19
NO MEU: ORCID
Página 16 de 37. Total de resultados: 370.