331
TÍTULO: Rescheduling for optimized SHA-1 calculation
AUTORES: Ricardo Chaves ; Georgi Kuzmanov; Leonel Sousa ; Stamatis Vassiliadis;
PUBLICAÇÃO: 2006, FONTE: 6th International Workshop on Embedded Computer Systems - Architectures, Modeling and Simulation in EMBEDDED COMPUTER SYSTEMS: ARCHITECTURES, MODELING, AND SIMULATION, PROCEEDINGS, VOLUME: 4017
INDEXADO EM: Scopus WOS DBLP CrossRef
332
TÍTULO: Scalable magnetoresistive biochips for biomolecular recognition
AUTORES: Cardoso, F ; Ferreira, H ; Freitas, P ; Conde, J ; Chu, V ; Germano, J ; Sousa, L ; Piedade, M ; Martins, V; Fonseca, L; Cabral, J ;
PUBLICAÇÃO: 2006, FONTE: INTERMAG 2006 - IEEE International Magnetics Conference in INTERMAG 2006 - IEEE International Magnetics Conference
INDEXADO EM: Scopus CrossRef
333
TÍTULO: Temperature modelling of a biochip for DNA analysis
AUTORES: Costa, BA; Lemos, JM ; Piedade, MS ; Sousa, L ; Almeida, T ; Germano, J ; Freitas, P ; Feffeira, H ; Cardoso, F ;
PUBLICAÇÃO: 2006, FONTE: 14th Mediterranean Conference on Control and Automation in Proceedings of 2006 Mediterranean Conference on Control and Automation, Vols 1 and 2
INDEXADO EM: Scopus WOS CrossRef
334
TÍTULO: Toward a realistic task scheduling model  Full Text
AUTORES: Sinnen, O; Sousa, LA ; Sandnes, FE;
PUBLICAÇÃO: 2006, FONTE: IEEE TRANSACTIONS ON PARALLEL AND DISTRIBUTED SYSTEMS, VOLUME: 17, NÚMERO: 3
INDEXADO EM: Scopus WOS DBLP CrossRef
335
TÍTULO: A universal architecture for designing efficient modulo 2(n)+1 multipliers (vol 52, pg 1166, 2005)
AUTORES: Sousa, L ; Chaves, R ;
PUBLICAÇÃO: 2005, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, VOLUME: 52, NÚMERO: 9
INDEXADO EM: Scopus WOS DBLP CrossRef
336
TÍTULO: A universal architecture for designing efficient modulo 2(n),+1 multipliers
AUTORES: Sousa, L ; Chaves, R ;
PUBLICAÇÃO: 2005, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, VOLUME: 52, NÚMERO: 6
INDEXADO EM: Scopus WOS DBLP CrossRef
337
TÍTULO: Bioinspired stimulus encoder for cortical visual neuroprostheses  Full Text
AUTORES: Sousa, L ; Tomas, P ; Pelayo, F; Martinez, A; Morillas, CA; Romero, S;
PUBLICAÇÃO: 2005, FONTE: New Algorithms, Architectures and Applications for Reconfigurable Computing
INDEXADO EM: Scopus CrossRef: 2
338
TÍTULO: Communication contention in task scheduling  Full Text
AUTORES: Sinnen, O; Sousa, LA ;
PUBLICAÇÃO: 2005, FONTE: IEEE TRANSACTIONS ON PARALLEL AND DISTRIBUTED SYSTEMS, VOLUME: 16, NÚMERO: 6
INDEXADO EM: Scopus WOS DBLP CrossRef
339
TÍTULO: Customizable and reduced hardware motion estimation processors  Full Text
AUTORES: Roma, N ; Dias, T; Sousa, L ;
PUBLICAÇÃO: 2005, FONTE: New Algorithms, Architectures and Applications for Reconfigurable Computing
INDEXADO EM: Scopus CrossRef
340
TÍTULO: Efficient motion vector refinement architecture for sub-pixel motion estimation systems  Full Text
AUTORES: Dias, T; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2005, FONTE: IEEE Workshop on Signal Processing Systems Design and Implementations (SiPS 05) in 2005 IEEE WORKSHOP ON SIGNAL PROCESSING SYSTEMS - DESIGN AND IMPLEMENTATION (SIPS), VOLUME: 2005
INDEXADO EM: Scopus WOS CrossRef
Página 34 de 39. Total de resultados: 387.