161
TÍTULO: Multi-level Parallelization of Advanced Video Coding on Hybrid CPU plus GPU Platforms
AUTORES: Svetislav Momcilovic; Nuno Roma ; Leonel Sousa ;
PUBLICAÇÃO: 2013, FONTE: 18th International Conference on Euro-Par Parallel Processing in EURO-PAR 2012: PARALLEL PROCESSING WORKSHOPS, VOLUME: 7640
INDEXADO EM: WOS
162
TÍTULO: On the Design of RNS Reverse Converters for the Four-Moduli Set {2<i><SUP>n</SUP></i>+1, 2<i><SUP>n</SUP></i>-1, 2<i><SUP>n</SUP></i>, 2<SUP><i>n</i>+1</SUP>+1}  Full Text
AUTORES: Sousa, L ; Antao, S; Chaves, R ;
PUBLICAÇÃO: 2013, FONTE: IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, VOLUME: 21, NÚMERO: 10
INDEXADO EM: Scopus WOS DBLP CrossRef: 25
NO MEU: ORCID
163
TÍTULO: Open the Gates: Using High-level Synthesis Towards Programmable LDPC Decoders on FPGAs
AUTORES: Pratas, F; Andrade, J; Falcao, G ; Silva, V; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: IEEE Global Conference on Signal and Information Processing (GlobalSIP) in 2013 IEEE GLOBAL CONFERENCE ON SIGNAL AND INFORMATION PROCESSING (GLOBALSIP)
INDEXADO EM: Scopus WOS DBLP CrossRef: 10
NO MEU: ORCID
164
TÍTULO: Randomised multi-modulo residue number system architecture for double-and-add to prevent power analysis side channel attacks
AUTORES: Ambrose, JA; Pettenghi, H ; Jayasinghe, D; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: IET CIRCUITS DEVICES & SYSTEMS, VOLUME: 7, NÚMERO: 5
INDEXADO EM: Scopus WOS DBLP CrossRef: 5
165
TÍTULO: RNS Reverse Converters for Moduli Sets With Dynamic Ranges up to (8<i>n</i>+1)-bit
AUTORES: Pettenghi, H ; Chaves, R ; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, VOLUME: 60, NÚMERO: 6
INDEXADO EM: Scopus WOS DBLP CrossRef: 38
NO MEU: ORCID
166
TÍTULO: Scalable Unified Transform Architecture for Advanced Video Coding Embedded Systems  Full Text
AUTORES: Dias, T; López, S; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: INTERNATIONAL JOURNAL OF PARALLEL PROGRAMMING, VOLUME: 41, NÚMERO: 2
INDEXADO EM: Scopus WOS DBLP CrossRef: 1
NO MEU: ORCID
167
TÍTULO: Stressing the BER simulation of LDPC codes in the error floor region using GPU clusters
AUTORES: Falcao, G ; Andrade, J; Silva, V; Yamagiwa, S; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: 10th IEEE International Symposium on Wireless Communication Systems 2013, ISWCS 2013 in Proceedings of the International Symposium on Wireless Communication Systems
INDEXADO EM: Scopus
168
TÍTULO: Stressing the BER simulation of LDPC codes in the error floor region using GPU clusters
AUTORES: Gabriel Falcão Paiva Fernandes; João Andrade; Vítor Manuel Mendes da Silva; Shinichi Yamagiwa; Leonel Sousa ;
PUBLICAÇÃO: 2013, FONTE: ISWCS
INDEXADO EM: DBLP
169
TÍTULO: The CRNS Framework and its Application to Programmable and Reconfigurable Cryptography  Full Text
AUTORES: Antao, S; Sousa, L ;
PUBLICAÇÃO: 2013, FONTE: ACM TRANSACTIONS ON ARCHITECTURE AND CODE OPTIMIZATION, VOLUME: 9, NÚMERO: 4
INDEXADO EM: Scopus WOS DBLP CrossRef: 20
NO MEU: ORCID
170
TÍTULO: 2-Axis Magnetometers Based on Full Wheatstone Bridges Incorporating Magnetic Tunnel Junctions Connected in Series
AUTORES: Ricardo Ferreira; Elvira Paz; Paulo P Freitas ; Joao Ribeiro; Jose Germano ; Leonel Sousa ;
PUBLICAÇÃO: 2012, FONTE: International Magnetics Conference (INTERMAG) in IEEE TRANSACTIONS ON MAGNETICS, VOLUME: 48, NÚMERO: 11
INDEXADO EM: Scopus WOS CrossRef
Página 17 de 37. Total de resultados: 370.